Журнал "Программная инженерия"
Теоретический и прикладной научно-технический журнал
ISSN 2220-3397

Номер 2 2023 год

DOI: 10.17587/prin.14.62-68
УДК: 621.382
Аппаратная реализация В FPGA операционных устройств с пониженным энергопотреблением
П. Н. Бибило, д-р техн. наук, проф., зав. лаб., bibilo@newman.bas-net.by, Объединенный институт проблем информатики Национальной академии наук Беларуси, Минск

Описаны результаты экспериментов по аппаратной (схемной) реализации в составе FPGA различных VHDL-моделей операционных устройств, ориентированных на сокращение энергопотребления. Операционные устройства называют также конечными автоматами с трактами данных. Установлено, что наиболее эффективная для заказных СБИС VHDL-модель, основанная на clock gating, не является реализуемой для FPGA. Эффективными для FPGA являются VHDL-модели, основанные на обнулении неиспользуемых операндов либо сохранении их значений в дополнительных регистрах памяти. Статья является продолжением статьи автора [1], в которой подробно описаны исследуемые модели и приведены результаты экспериментов по схемной реализации тех же операционных устройств в составе заказных КМОП СБИС.

Ключевые слова: цифровое устройство, конечный автомат с трактом данных, синтез логической схемы, VHDL, система проектирования Vivado, FPGA
Стр. 62–68
Ссылка для цитирования:
Бибило П. Н. Аппаратная реализация В FPGA операционных устройств с пониженным энергопотреблением // Программная инженерия. 2023. Том 14, № 2. С. 62—68. DOI: 10.17587/prin.14.62-68.