А. И. Грушин

Аппаратная реализация стандарта на двоичную арифметику с плавающей запятой в быстродействующем устройстве сложения


Анализируются требования стандарта на двоичную арифметику с плавающей запятой, обосновывается необходимость их аппаратной реализации и рассматриваются методы повышения быстродействия узлов устройства сложения чисел с плавающей запятой.

Grushin A. I.

Hardware Implementation of ANSI/IEEE Standard No. 754 for Binary Floating-Point Arithmetic in a High Performance Floating-Point Addition Unit.


IEEE 754 Standard requirements are analyzed in this paper, necessity of their hardware support is based, and methods of speeding up of floating-point addition unit are considered.


ОГЛАВЛЕНИЕ

Введение

1. Влияние стандарта ANSI/IEEE Standard No. 754 на проектирование устройства сложения с плавающей запятой
2. Округление в устройстве сложения
3. Определение и частичное предсказание кода сдвига для нормализации
результата сложения чисел с плавающей запятой (в соавторстве с М. Л. Ремизовым)
4. Коррекция порядка результата в устройстве сложения (в соавторстве с М. Л. Ремизовым)
5. Выбор минимальной и максимальной величины

Список литературы


 

главная| новый номер| архив статей| редколлегия| авторам| издательство|