Маршрут проектирования БИС для нанотехнологий: интеграция синтеза и проектирования топологии

Одной из главных проблем проектирования БИС на нанотехнояогиях стала необходимость учета задержек в линиях связи. Существующие модели оценки характеристик линий связи, применяемые на этапе логического синтеза, не обеспечивают требуемую точность, поскольку параметры межсоединений не могут быть адекватно оценены до выполнения размещения и трассировки. При проектировании БИС на современных технологиях необходима интеграция этапов синтеза и проектирования топологии.
В лаборатории САПР Института микропроцессорных вычислительных систем РАН при поддержке Strategic CAD Lab корпорации Intel в 2003-2004 гг. выполнялся исследовательский проект по проблеме интеграции логического синтеза с процессом проектирования топологии. В результате этой работы предложен интегральный маршрут проектирования, получивший наименование Ariadna. Модельная САПР, разработанная в рамках проекта, показала перспективность предложенного подхода.
В данном сборнике представлены некоторые результаты, полученные в рамках исследования.

VLSI design flow in the DSM era: Integrating logical and physical design

One of the main problems of DSM VLSI design is the need for considering the interconnect delays early in the design flow. Existing models for interconnect delay estimation are not accurate enough but actual parameters of interconnect can not be extracted until placement and routing are done. The integration of logical and physical stages is needed for a DSM design flow.
In the CAD laboratory of IMCS RAS a research was held. The research was supported by Intel Corp Strategic CAD Lab and it addressed the problem of the integration of logical and physical stages of a design flow. As a result of the research new integrated design flow named "Ariadna" was developed. Experimental results showed the effectiveness of the proposed approach.

СОДЕРЖАНИЕ

Венгер О. В., Жмурин А. В., Рыбин Д. А. Изменение маршрута проектирования БИС при переходе к нанотехнологиям

Венгер О. В., Жмурин А. В., Лысый В. В., Рыбин Д. А., Рыженко Н. В., Сорокин А. А. Маршрут физического проектирования СБИС

Рыбин Д. А. Сравнение различных подходов к глобальному размещению стандартных элементов, основанному на разбиении

Рыженко Н. В. Недостатки стандартной методики глобальной трассировки в условиях высокой плотности трасс и их устранение в программе Pathfinder

Сорокин А. А. Технологическое отображение DAG: минимизация площади покрытия при заданном ограничении на максимальную задержку

главная| новый номер| архив статей| редколлегия| авторам| издательство|